Работа посвящена реализации искусственной нейронной сети на матричных
многоядерных процессорах. В качестве аппаратной платформы рассмотрен
процессор SEAforth40. Приводятся краткие характеристики процессора.
Проанализированы варианты построения нейронов и их сетей,
применительно к особенностям архитектуры процессора. Подробно
рассмотрен нейрон с пороговой функцией активации (персептрон), способ
его представления и реализации, варианты расположения и взаимодействия
нескольких персептронов. Представлена методика проектирования и работы
искусственной нейронной сети. В качестве примера показана возможность
реализации нейронной сети Хопфилда.